ar71xx: backport ar7241/ar7242 fixes from trunk
[openwrt-10.03/.git] / target / linux / ar71xx / files / arch / mips / ar71xx / dev-ap91-pci.c
1 /*
2  *  Atheros AP91 reference board PCI initialization
3  *
4  *  Copyright (C) 2009 Gabor Juhos <juhosg@openwrt.org>
5  *
6  *  This program is free software; you can redistribute it and/or modify it
7  *  under the terms of the GNU General Public License version 2 as published
8  *  by the Free Software Foundation.
9  */
10
11 #include <linux/pci.h>
12 #include <linux/ath9k_platform.h>
13 #include <linux/delay.h>
14
15 #include <asm/mach-ar71xx/ar71xx.h>
16 #include <asm/mach-ar71xx/pci.h>
17
18 #include "dev-ap91-pci.h"
19
20 static struct ath9k_platform_data ap91_wmac_data = {
21         .led_pin = -1,
22 };
23 static char ap91_wmac_mac[6];
24 static int ap91_pci_fixup_enabled;
25
26 static struct ar71xx_pci_irq ap91_pci_irqs[] __initdata = {
27         {
28                 .slot   = 0,
29                 .pin    = 1,
30                 .irq    = AR71XX_PCI_IRQ_DEV0,
31         }
32 };
33
34 static int ap91_pci_plat_dev_init(struct pci_dev *dev)
35 {
36         switch(PCI_SLOT(dev->devfn)) {
37         case 0:
38                 dev->dev.platform_data = &ap91_wmac_data;
39                 break;
40         }
41
42         return 0;
43 }
44
45 static void ap91_pci_fixup(struct pci_dev *dev)
46 {
47         void __iomem *mem;
48         u16 *cal_data;
49         u16 cmd;
50         u32 bar0;
51         u32 val;
52
53         if (!ap91_pci_fixup_enabled)
54                 return;
55
56         printk(KERN_INFO "PCI: fixup device %s\n", pci_name(dev));
57
58         cal_data = ap91_wmac_data.eeprom_data;
59         if (*cal_data != 0xa55a) {
60                 printk(KERN_ERR "PCI: no calibration data found for %s\n",
61                        pci_name(dev));
62                 return;
63         }
64
65         mem = ioremap(AR71XX_PCI_MEM_BASE, 0x10000);
66         if (!mem) {
67                 printk(KERN_ERR "PCI: ioremap error for device %s\n",
68                        pci_name(dev));
69                 return;
70         }
71
72         /* Setup the PCI device to allow access to the internal registers */
73         pci_read_config_dword(dev, PCI_BASE_ADDRESS_0, &bar0);
74
75         switch (ar71xx_soc) {
76         case AR71XX_SOC_AR7240:
77                 pci_write_config_dword(dev, PCI_BASE_ADDRESS_0, 0xffff);
78                 break;
79
80         case AR71XX_SOC_AR7241:
81         case AR71XX_SOC_AR7242:
82                 pci_write_config_dword(dev, PCI_BASE_ADDRESS_0, 0x1000ffff);
83                 break;
84
85         default:
86                 break;
87         }
88
89         pci_read_config_word(dev, PCI_COMMAND, &cmd);
90         cmd |= PCI_COMMAND_MASTER | PCI_COMMAND_MEMORY;
91         pci_write_config_word(dev, PCI_COMMAND, cmd);
92
93         /* set pointer to first reg address */
94         cal_data += 3;
95         while (*cal_data != 0xffff) {
96                 u32 reg;
97                 reg = *cal_data++;
98                 val = *cal_data++;
99                 val |= (*cal_data++) << 16;
100
101                 __raw_writel(val, mem + reg);
102                 udelay(100);
103         }
104
105         pci_read_config_dword(dev, PCI_VENDOR_ID, &val);
106         dev->vendor = val & 0xffff;
107         dev->device = (val >> 16) & 0xffff;
108
109         pci_read_config_dword(dev, PCI_CLASS_REVISION, &val);
110         dev->revision = val & 0xff;
111         dev->class = val >> 8; /* upper 3 bytes */
112
113         pci_read_config_word(dev, PCI_COMMAND, &cmd);
114         cmd &= ~(PCI_COMMAND_MASTER | PCI_COMMAND_MEMORY);
115         pci_write_config_word(dev, PCI_COMMAND, cmd);
116
117         pci_write_config_dword(dev, PCI_BASE_ADDRESS_0, bar0);
118
119         iounmap(mem);
120 }
121 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_ATHEROS, PCI_ANY_ID, ap91_pci_fixup);
122
123 __init void ap91_pci_setup_wmac_led_pin(int pin)
124 {
125         ap91_wmac_data.led_pin = pin;
126 }
127
128 __init void ap91_pci_setup_wmac_gpio(u32 mask, u32 val)
129 {
130         ap91_wmac_data.gpio_mask = mask;
131         ap91_wmac_data.gpio_val = val;
132 }
133
134 void __init ap91_pci_init(u8 *cal_data, u8 *mac_addr)
135 {
136         if (cal_data)
137                 memcpy(ap91_wmac_data.eeprom_data, cal_data,
138                        sizeof(ap91_wmac_data.eeprom_data));
139
140         if (mac_addr) {
141                 memcpy(ap91_wmac_mac, mac_addr, sizeof(ap91_wmac_mac));
142                 ap91_wmac_data.macaddr = ap91_wmac_mac;
143         }
144
145         ar71xx_pci_plat_dev_init = ap91_pci_plat_dev_init;
146         ar71xx_pci_init(ARRAY_SIZE(ap91_pci_irqs), ap91_pci_irqs);
147
148         ap91_pci_fixup_enabled = 1;
149 }